Identyfikatory
Warianty tytułu
Electrical impedance tomography hardware system based on low power digital signal processor
Języki publikacji
Abstrakty
Artykuł zawiera opis rozwiązania systemu pomiarowego tomografii impedancyjnej bazującego na procesorze sygnałowym o niskim poborze mocy.
Article contains description of the measurement system electrical impedance tomography solutions based on digital signal processor with low power consumption.
Rocznik
Tom
Strony
57--58
Opis fizyczny
Bibliogr. 6 poz., rys.
Twórcy
Bibliografia
- [1] David S Holder.: Electrical Impedance Tomography Methods, History and Applications, Series in Medical Physics and Biomedical Engineering, London 2005.
- [2] Hoe Cher Wee.: Development of a Digital Signal Processing measurement platform for Biomedical Magnetic Induction Tomography and Spectroscopy, University of Glamorgan December 2010.
- [3] Filipowicz S. F., Nita K.: Porównanie wielokanałowych układów pomiarowych w tomografii impedancyjnej, Prace Instytutu Elektrotechniki, zeszyt 230, Warszawa 2007.
- [4] Filipowicz S. F., Rymarczyk T.: Tomografia impedancyjna pomiary, konstrukcje i metody tworzenia obrazu, BelStudio, Warszawa 2003.
- [5] Texas Instruments Technical Documents TMS320C6742 Fixed/Floating Point Digital Signal Processor (Rev. C), Texas Instruments, 03 Oct 2011.
- [6] Texas Instruments Embedded Processors Wiki – http://www.processors.wiki.ti.com (ARM MPU Performance, Ultra Low Power DSP).
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-3cc02c12-0cb7-46f9-bac6-3f959b271bdd