Tytuł artykułu
Treść / Zawartość
Pełne teksty:
Identyfikatory
Warianty tytułu
Nowa metoda kalibracji on-line przetwornika AC metodą kolejnych aproksymacji
Języki publikacji
Abstrakty
A new method of successive approximation ADC calibration without interruption of the main conversion process is proposed. The method is based on the use of information redundancy in the form of redundant positional number systems. The method is based on the selection and analysis of unused combinations in the redundant ADC conversion characteristic.
Zaproponowano nową metodę kalibracji przetwornika AC z aproksymacją sukcesywną bez przerywania głównego procesu konwersji. Metoda opiera się na wykorzystaniu redundancji informacji w postaci redundantnych systemów liczb pozycyjnych. Metoda opiera się na selekcji i analizie niewykorzystanych kombinacji w charakterystyce redundantnej konwersji AC.
Rocznik
Tom
Strony
34--37
Opis fizyczny
Bibliogr. 14 poz., tab., wykr.
Twórcy
autor
- Vinnytsia National Technical University, Faculty of Information Technologies and Computer Engineering, Vinnytsia, Ukraine
autor
- Lviv Polytechnic National University, Institute of Computer Technologies, Automation and Metrology, Lviv, Ukraine
autor
- M. Kh. Dulaty Taraz Regional University, Taraz, Kazakhstan
autor
- M. Kh. Dulaty Taraz Regional University, Taraz, Kazakhstan
Bibliografia
- [1] Azarov O. et al.: Charge accumulation self-calibrating ADC with redundant number system. Universum, Vinnytsia 2005.
- [2] Azarov O. et al.: Method of correcting of the tracking ADC with weight redundancy conversion characteristic. Proc. SPIE 9816, 2015, 98161V.
- [3] Azarov O. et al.: Method of glitch reduction in DAC with weight redundancy. Proc. SPIE 9816, 2015, 98161T.
- [4] Lee H.S, Hodges D., Gray P.: A Self-calibrating 15-bit CMOS A/D Converter. IEEE J. Solid-State Circuits 19(6), 1984, 813–817.
- [5] Lee H.S., Hodges D.: Self-calibration technique for A/D converters. IEEE Transactions on circuits and systems 30(3), 1983, 188–190.
- [6] Ogawa T. et al.: SAR ADC Algorithm with Redundancy and Digital Error Correction. IEICE Trans. Fundamentals E93-A(2), 2010.
- [7] Ogawa T. et al.: SAR ADC Algorithm with Redundancy. IEEE Asia Pacific Conference on Circuits and Systems, Macao, China, 2008, 268–271.
- [8] Osadchuk V. S., Osadchuk A. V.: The magneticreactive effect in transistors for construction transducers of magnetic field. Electronics and Electrical Engineering. Technologija 3(109), 2011, 119–122.
- [9] Tan K. S. et al.: Error correction techniques for high-performance differential A/D Converters. IEEE J. Solid-State Circuits 25(6), 1990, 1318–1327.
- [10] Wójcik W. et al.: Method of evaluating the level of confidence based on metrological risks for determining the coverage factor in the concept of uncertainty. Proceedings of SPIE 10808, 2018, 108082C [http://doi.org/10.1117/12.2501576].
- [11] Zakharchenko S. et al.: Bit error notification and estimation in redundant successive approximation ADC. Informatyka, Automatyka, Pomiary w Gospodarce i Ochronie Środowiska 10(4), 2020, 29–32.
- [12] Zakharchenko S. et al.: The rapid detection method of deviations single digit weights for successive approximation ADC with weight redundancy. Information Technologies and Computer Engineering 32(1), 2015, 40–47.
- [13] Zakharchenko S. et al.: The successive approximation ADC linearity operation control method. Visnyk Lviv Polytechnic National University: Heat energy. Environmental engineering. Automation 792, 2014, 21–28.
- [14] Zakharchenko S., Troianovska T.: Method of cyclic ADC calibration by the conversion characteristics analysis. 2nd International Conference on Advanced Information and Communication Technologies, AICT 2017, 120–123.
Uwagi
Opracowanie rekordu ze środków MEiN, umowa nr SONP/SP/546092/2022 w ramach programu "Społeczna odpowiedzialność nauki" - moduł: Popularyzacja nauki i promocja sportu (2022-2023).
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-38fba9a2-5ab1-4991-bbe6-b9c13790035d