PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Modelowanie logiki rewersyjnej w języku VHDL

Autorzy
Identyfikatory
Warianty tytułu
EN
Reversible logic modeling in VHDL
Języki publikacji
PL
Abstrakty
PL
Szybkość systemów cyfrowych (w tym nowoczesnych komputerów) ograniczają zjawiska związane ze stratami energii i wydzielaniem ciepła. Rozwiązaniem alternatywnym jest wykorzystanie logiki rewersyjnej w syntezie systemów cyfrowych. W artykule przedstawiono podstawowe bramki rewersyjne i metody ich modelowania w języku VHDL.
EN
The speed digital systems (including modern computers) limit the phenomena associated with energy losses and heat generation. An alternative is to use a reversible logic synthesis digital systems. The article presents the reversible gates and methods of modeling in VHDL
Czasopismo
Rocznik
Tom
Strony
3982--3987, CD 1
Opis fizyczny
Bibliogr. 3 poz., rys.
Twórcy
autor
  • Uniwersytet Technologiczno-Humanistyczny im. Kazimierza Pułaskiego w Radomiu, Wydział Transportu i Elektrotechniki; 26-600 Radom; ul. Malczewskiego 29. Tel: + 48 48 361-77-28, Fax: + 48 48 361-77-42
Bibliografia
  • 1. Anas N. Al-Rabadi, Reversible logic synthesis. Springer 2004.
  • 2. Gennady P. Berman., Introduction to Quantum Computers. World Scientific 1999.
  • 3. Pniewski R. Metoda oceny bezpieczeństwa cyfrowych systemów automatyki kolejowej. Monografie Wyd. UTH Radom, ISSN 1642-5278.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-3804fbc5-d722-4d3a-b1e1-57a7a425331f
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.