PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Sprzętowy koder wideo standardu H.264/AVC

Autorzy
Identyfikatory
Warianty tytułu
EN
Hardware video encoder of the H.264/AVC standard
Języki publikacji
PL
Abstrakty
PL
Przedstawiono architekturę i wyniki implementacji sprzętowego kodera H.264/AVC przeznaczonego do kompresji sygnału wizyjnego w warunkach małego opóźnienia transmisji. Koder w całości opracowano przez wyspecyfikowanie w języku VHDL i zaimplementowanie w układzie FPGA Arria II GX. Osiągnięta wydajność zapewnia obsługę standardów HDTV. Dzięki zastosowaniu zaawansowanego schematu wyboru trybu używającego optymalizacji RD, koder uzyskuje znacznie lepszą efektywność kompresji w porównaniu do innych rozwiązań opisanych w literaturze.
EN
The paper presents the architecture and implementation results of the H.264/ AVC hardware encoder dedicated to compress videos in Iow delay conditions. The encoder was developed by the author by the specification at the VHDL level and the implementation in the FPGA Arria IIGX device. The achieved throughput allows the support for HDTV resolutions. Due to the advanced modę selection scheme based on the RD optimization, the encoder achieves a much better compression efficiency compared to other solutions described in literature.
Rocznik
Tom
Strony
628--631
Opis fizyczny
Bibliogr. 13 poz., rys., tab.
Twórcy
autor
  • Instytut Radioelektroniki, Wydział Elektroniki i Technik Informacyjnych Politechniki Warszawskiej
Bibliografia
  • [1] ITU-T Rec. H.264 and ISO/IEC 14496-10 MPEG-4 Part 10, Advanced Video Coding
  • [2] Kurek K., Keller T, Modelski J., Yashchyshyn Y, Piasecki M., Pastuszak G., Darmetko M., Bajurko R: Integrated Communications System for the Remote Operation of Unmanned Aerial Vehicle, TransNav - The International Journal on Marine Navigation and Safety of Sea Transportation, vol. 7, no 2, 2013
  • [3] Pastuszak G., Jakubowski M.: Adaptive Computationally-Scalable Motion Estimation for the Hardware H.264/AVC Encoder, IEEE Transactions on Circuits and Systems for Video Technology, vol. 23, no. 5, May 2013
  • [4] Roszkowski M., Pastuszak G.: Intra Prediction for the Hardware H.264/AVC High Profile Encoder, Journal of Signal Processing Systems, vol. 76, no. 1, July2014
  • [5] Pastuszak G.: Transfoims and Quantization in the High-Throughput H.264/AVC Encoder Based on Advanced Mode Selection, IEEE Annual Symposium on VLSI (ISVLSI 2008), Montpellier, France, 7-9 Aptil 2008
  • [6] Pastuszak G.: A High Performance Architecture of the Double-Mode Binary Coder for H.264.AVC, IEEE Transactions on Circuits and Systems for Video Technology, vol. 18, no. 7, July 2008
  • [7] Pastuszak G., Brzuchalski G., Roszkowski M., Abramowski A., Wieczorek M., Naruniec J.: Zintegrowany system kodowania źródłowego dla zdalnej kontroli audiowizualnej, Przegląd Telekomunikacyjny i Wiado¬mości Telekomunikacyjne, SIGMA NOT, vol. LXXXVI. No. 6, 2013
  • [8] LinY-K., Li D.-W, LinC.-C., KuoT.-Y, Wu S.-J., Tai W.-C., Chang W.-C., Chang T.-S.: A 242mW, 10mm2 1080p H.264/AVC High Profile Encoder Chip, 45th ACM/IEEE Design Automation Conference, Jun. 2008
  • [9] Liu Z., Song Y, Shao M., Li S., LJ L, Ishiwata S., Nakagawa M., Goto S., Ikenaga T: HDTV1080p H.264/AVC Encoder Chip Design and Performance Analysis, IEEE Journal of Solid-State Circuits, vol. 44, no. 2, Feb. 2009
  • [10] Ding L.-F., Chen W.-Y, Tsung P-K., Chuang T.-D., Hsiao R-H„ Chen Y-H., Chiu H.-K., Chien S.-Y, Chen L.-G.: A212MPixels/s 4096x2160p Multiview Video Encoder Chip for 3D/Quad Fuli HD7V Applications, IEEE Journal of Solid State Circuit (JSSC), vol. 45, no. 1, Jan. 2010
  • [11] Lin Y-LS., Kao C.-Y, Kuo H.-C., Chen J.-W: VLSI Design for Video Coding, H.264/AVC Encoding from Standard Specification to Chip, Springer Averlag, 2010
  • [12] Matsui H., OgawaT., Mochizuki A., NakayamaH., KbdamaS., Moriya A., KotoS., Ishiwata S.: AnH.264 Fuli HD 60i Double Speed Encoder IP Supporting Both MBAFFand Field-Pic Structure, International Sym-posium on VLSI Design, Automation and Test, Apr. 2011
  • [13] Wei L, Ding D.-D., Du J., Yu B.-B., Yu L.: An efficienthardware design for HDWH.264/AVCencoder, Journal of Zhejiang University-SCIENCE C (Computers & Electronics), vol. 12, no. 6, 2011
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-1978cb67-488a-4d1f-a807-1fd6e27ad827
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.