Nowa wersja platformy jest już dostępna.
Przejdź na https://bibliotekanauki.pl

PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
2006 | nr 1 | 7-11
Tytuł artykułu

Arytmetyka rozproszona w syntezie filtrów cyfrowych

Warianty tytułu
EN
Distributed arithmetic in digital filter synthesis
Języki publikacji
PL
Abstrakty
PL
Omówiono zastosowanie nowych metod syntezy logicznej do projektowania filtrów cyfrowych w strukturach FPGA. Przedstawiono podstawy arytmetyki rozproszonej oraz metodę obliczania tablic LUT. Podano wyniki eksperymentów projektowych.
EN
The paper discusses the application of modern logic synthesis in designing of digital filters in FPGA architectures. Basic information concerning distributed arithmetic, as well as the method of computing LUT table description is presented. Experimental results are also shown.
Wydawca

Rocznik
Tom
Strony
7-11
Opis fizyczny
rys., tab., wykr., Bibliogr. 14 poz.
Twórcy
autor
Bibliografia
  • [1] Tomaszewicz P., Rawski M., Łuba T.: Balanced Decomposition as Universal Method for FPGA Based Digital Designing, 7th IEEE Workshop on Design and Diagnostics of Electronic Circuits and Systems, Stara Lesna, Slovakia, April 18–21, 2004.
  • [2] Rawski M., Tomaszewicz P., Łuba T.: Logic Synthesis Importance in FPGA-based Designing of Information and Signal Processing Systems, Proceedings of International Conference on Signals and Electronic Systems ICSES'04, 13–15 September 2004, Poznań, Poland
  • [3] Rawski M., Łuba T., Jachna Z., Tomaszewicz P.: The influence of functional decomposition on modern digital design process, Chapter 17 w Design of Embedded Control Systems, Adamski M., Karatkevich A., Wegrzyn M. (Eds.), Springer 2005
  • [4] Rawski M., Tomaszewicz P., Selvaraj H., Łuba T.: Efficient Implementation of Digital Filters with Use of Advanced Synthesis Methods Targeted FPGA Architectures, DSD 2005, Proc. Eighth Euromicro Conference on DIGITAL SYSTEM DESIGN, Architectures, Methods and Tools, IEEE Computer Society, Christophe Wolinski (Editor), Porto, Portugal, August 30 – September 3, 2005
  • [5] Selvaraj H., Tomaszewicz P., Rawski M., Łuba T.: Efficient Application of Modern Logic Synthesis in FPGA-Based Designing of Information and Signal Processing Systems, Proceedings International Conference on Information Technology: Coding and Computing, vol. 2, Las Vegas, Nevada, USA, April 4–6, 2005
  • [6] Łuba T. (red.), Rawski M., Tomaszewicz P., Zbierzchowski B.:, Wydawnictwa Komunikacji i Łączności, Warszawa 2003
  • [7] Brzozowski J. A., Łuba T.: Decomposition of Boolean Functions Specified by Cubes, Journal of Multi-Valued Logic & Soft Computing, vol. 9, Old City Publishing Inc., Philadelphia 2003
  • [8] Łuba T., Jasiński K., Zbierzchowski B.: Programowalne układy przetwarzania sygnałów i informacji – technika cyfrowa w multimediach i kryptografii, Przegląd Telekomunikacyjny i Wiadomości Telekomunikacyjne, nr 8–9, 2003
  • [9] Łuba T.: Rola i znaczenie syntezy logicznej w projektowaniu układów cyfrowych dla potrzeb teleinformatyki, Nowe Technologie w Teorii i Praktyce Informatycznej, Materiały z polsko-niemieckiej konferencji naukowej zorganizowanej przez Wyższą Informatyczną Szkołę Zawodową w Gorzowie Wielkopolskim, Gorzów Wlkp. 25–56 marca 2004.
  • [10] Łuba T., Piwowarska E., Jaworski Z.: Rekonfigurowane systemy scalone (System-on-a-Programmable-Chip), VIII Krajowa Konferencja Technologii Elektronowej, ELTE 2004, str. 193–194, Stare Jabłonki, 19–22 kwietnia 2004. Opublikowany także w miesięczniku Elektronika, nr 8, 2005.
  • [11] Goodman D. J., Carey M. J.: Nine Digital Filters for Decimation and Interpolation, IEEE Trans. On Acoustics, Speech and Signal Processing 25 (2), 1977
  • [12] Meyer-Baese U.: Digital Signal Processing with Field Programmable Gate Arrays. Springer Verlag, Second Edition, Berlin 2004
  • [13] Rakowski W.: O implementacjach sprzętowych transformacji falkowej. Przegląd Telekomunikacyjny i Wiadomości Telekomunikacyjne, nr 2–3, 2003
  • [14] Sasao T., Iguchi Y., Suzuki T.: On LUT Cascade realizations of FIR Filters, DSD 2005, Proc. Eighth Euromicro Conference on DIGITAL SYSTEM DESIGN, Architectures, Methods and Tools, IEEE Computer Society, Christophe Wolinski (Editor) Porto, Portugal, August 30 – September 3, 2005.
Typ dokumentu
Bibliografia
Identyfikatory
Identyfikator YADDA
bwmeta1.element.baztech-article-BPOC-0015-0001
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.