W pracy przedstawiono zagadnienie wygładzania sygnałów przy pomocy cyfrowych filtrów o skończonej odpowiedzi impulsowej. Zaproponowano różne warianty współczynników filtru o 5-ciu elementach, których wartości dobierano w oparciu o żądany kształt charakterystyki amplitudowej. Praca może być wykorzystana na zajęciach z przedmiotu dotyczącego filtracji cyfrowej, a zwłaszcza w zagadnieniach usuwania zakłócenia addytywnego o rozkładzie normalnym.
EN
The paper presents the problem of smoothing signals with digital filters with finite impulse response. Proposed variants of filter coefficients a 5-five elements, the values of which were selected based on the desired shape of the amplitude. The work can be used in the classroom with the subject for digital filtering, especially in issues of additive noise removal of normal distribution.
The paper presents parallelized structures of 16-bit integer, one-dimensional FIR filters optimized for AltiVec SIMD processing unit used in PowerPC processor family. As FIR filtering, like most of DSP kernels, is memory bandwidth limited, proposed structures minimize number of memory accesses, increasing filter computation speed. Performance of three alternative filter structures is compared and analysed.
PL
Zaprezentowano zrównoleglone struktury 16-bitowych, stałoprzecinkowych, jednowymiarowych filtrów o skończonej odpowiedzi impulsowej, przeznaczone do implementacji na jednostce wektorowej AltiVec procesorów z rodziny PowerPC. Zadanie filtracji SOI, podobnie jak wiele procedur DSP, jest ograniczone szybkością pamięci. Proponowane struktury minimalizują liczbę dostępów do pamięci, zwiększając w ten sposób szybkość obliczeń. Porównano i przeanalizowano wydajność trzech alternatywnych struktur filtrów.
Przedstawiono koncepcję rodziny filtrów elektronicznych o skończonej odpowiedzi impulsowej (FIR - ang. finite impulse response), które są wykonywane w technologii CMOS jako monolityczne układy scalone wielkiej skali integracji. Rozważane filtry należą do klasy tzw. układów z przełączanymi kondensatorami (SC - ang. switched capacitor) i zawierają linię opóźniającą zbudowaną z naprzemiennie połączonych elementów dwóch typów: parzystych "even" i nieparzystych "odd". Prezentowana obecnie rodzina filtrów charakteryzuje się funkcjonalnością elementów opóźniających, która polega na zwiększeniu tzw. rzędu elementu opóźniającego, tj. liczby rosnącej wraz z liczbą elementarnych opóźnień (okresów próbkowania) realizowanych za pomocą pojedynczego elementu opóźniającego, zawierającego jeden wzmacniacz operacyjny, na zasadzie podobnej do tej, którą Fischer stosował do całego filtru.
EN
Analysis of parameters of a class of switched-capacitor (SC) finite impulse response (FIR) filters based on the so-called "even-odd SC filte structures" is presented in this paper. The even-odd tapped delay line is built with delay elements of two kinds: the even delay element and the odd delay element, connected alternately. A concept of these elements is described and it is shown that they can be characterized by an integer parameter called their order. The order R of the even and the odd delay elements influences the overall features of the resulting filter. The greater this order the greater is the effective delay with the cost of a greater number of clock phases but with the savings in the number of operational amplifier and in the power consumption. A comparison of the chip area required for different even-odd SC filter structures, i.e., those built with the even and odd delay elements of different orders, is presented for the characteristic FIR filter frequency responses. Power consumption of this class of filters is also analyzed.
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.