Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 13

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
PL
Przedstawiono nowe możliwości, jakie w projektowaniu sprzętu dają reprogramowalne i rekonfigurowalne struktury FPD. Omówiono znaczenie projektów wirtualnych oraz rekonfigurowalnych modułów do obliczeń komputerowych oraz rynek własności intelektualnej i jego ofertę dla potrzeb telekomunikacji cyfrowej (np. filtry cyfrowe, układy FFT itp.). Zaprezentowano najnowsze narzędzia syntezy logicznej dostępne w uniwersyteckich pakietach oprogramowania. W zakończeniu dokonano krytycznej analizy programów nauczania techniki cyfrowej w Polsce.
EN
Field Programmable Devices (FPD) are on the verge of revolutionizing digital designing in the manner that ASICs did nearly three decades ago. The paper presents IP core market which offers very high performance virtual components, particularly for digital telecommunication applications, e. g. digital filters, Fast Fourier transform Cores etc. Afterwards, modern logic synthesis algorithms, offered by university packages and their application in FPGA-based synthesis is demonstrated. Finally, the paper presents a critical review of logic and digital design methods actually represented in educational curricula programs in Poland.
PL
W artykule przedstawiono moduł rekonfigurowalnego koprocesora wspomagającego obliczenia oraz wybrane wyniki jego testów wydajnościowych. Rolę rekonfigurowalnego modułu obliczeniowego spełniają w prezentowanym opracowaniu układy FPGA średniej skali integracji. Badania wydajności urządzenia przeprowadzono dla dwóch algorytmów (DES3 i znakowania tras), w odniesieniu do ich wersji programowych.
EN
In this article the own prototype of reconfigurable computation accelerator platform and results benchmarks are presented. As a reconfigurable structures medium scale integration FPGA are used. Author has tested this platform with two algorithms: DES3 cryptography algorithm and „marked way” algorithm, used in Specctra autorouter. As a reference for benchmarks software implementations of algorithms are used.
PL
Przedstawiono zwięzły przegląd architektur rekonfigurowalnych systemów obliczeniowych i na tym tle zaprezentowano własne rozwiązanie prototypowej platformy rekonfigurowalnego akceleratora obliczeń. Opis konstrukcji sprzętowo-programowej platformy zilustrowano przykładami aplikacji z dziedziny kryptografii i naszkicowano plan dalszej rozbudowy platformy przy użyciu modułów rozszerzających typu piggy-back.
EN
The architectures of reconfigurable computational systems are concisely reviewed and own prototype of reconfigurable computation accelerator platform is presented. The presentation of the hardware-software platform is illustrated with applications to cryptography. The perspective of further development of the platform using piggy-back extension modules is also given.
PL
W artykule przedstawiono przegląd rekonfigurowanych systemów obliczeniowych, opartych na strukturach programowalnych. Porównano także zalety i wady koprocesorów obliczeniowych o stałej i rekonfigurowanej architekturze, ze szczególnym uwzględnieniem struktur FPGA. Podsumowaniem przeglądu jest krótka prezentacja uniwersalnej platformy obliczeniowej, wykonanej w Instytucie Telekomunikacji PW, której prototyp wykorzystano do realizacji rekonfigurowalnego szyfratora DES3 oraz kilku innych aplikacji obliczeniowych.
EN
Hardware support methods for computations based on reconfigurable logical structures as discussed. One solution consists in using hardware coprocessors with general or dedicated architecture. In spite of its unquestionable advantages this approach fails to provide satisfactory results. An alternative solution provide reconfigurable systems, based on reprogrammable structures, mostly FPGA. The architectures of reconfigurable computational system are concisely reviwed and the own prototype of reconfigurable computation accelerator platform is presented. The description of this hardware-software platform is illustrated with application to DES3 cryptography algorithm and few other applications.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.