Tytuł artykułu
Autorzy
Identyfikatory
Warianty tytułu
Family of the even-odd switched capacitor finite impulse response filters
Konferencja
International Conference MIXDES 2005 (12 ; 22-25.06.2005 ; Kraków, Poland)
Języki publikacji
Abstrakty
Przedstawiono koncepcję rodziny filtrów elektronicznych o skończonej odpowiedzi impulsowej (FIR - ang. finite impulse response), które są wykonywane w technologii CMOS jako monolityczne układy scalone wielkiej skali integracji. Rozważane filtry należą do klasy tzw. układów z przełączanymi kondensatorami (SC - ang. switched capacitor) i zawierają linię opóźniającą zbudowaną z naprzemiennie połączonych elementów dwóch typów: parzystych "even" i nieparzystych "odd". Prezentowana obecnie rodzina filtrów charakteryzuje się funkcjonalnością elementów opóźniających, która polega na zwiększeniu tzw. rzędu elementu opóźniającego, tj. liczby rosnącej wraz z liczbą elementarnych opóźnień (okresów próbkowania) realizowanych za pomocą pojedynczego elementu opóźniającego, zawierającego jeden wzmacniacz operacyjny, na zasadzie podobnej do tej, którą Fischer stosował do całego filtru.
Analysis of parameters of a class of switched-capacitor (SC) finite impulse response (FIR) filters based on the so-called "even-odd SC filte structures" is presented in this paper. The even-odd tapped delay line is built with delay elements of two kinds: the even delay element and the odd delay element, connected alternately. A concept of these elements is described and it is shown that they can be characterized by an integer parameter called their order. The order R of the even and the odd delay elements influences the overall features of the resulting filter. The greater this order the greater is the effective delay with the cost of a greater number of clock phases but with the savings in the number of operational amplifier and in the power consumption. A comparison of the chip area required for different even-odd SC filter structures, i.e., those built with the even and odd delay elements of different orders, is presented for the characteristic FIR filter frequency responses. Power consumption of this class of filters is also analyzed.
Wydawca
Rocznik
Tom
Strony
5--8
Opis fizyczny
Bibliogr. 7 poz., rys., wykr.
Twórcy
autor
- Politechnika Poznańska, Instytut Sterowania i Inżynierii Systemów
autor
- Politechnika Poznańska, Instytut Sterowania i Inżynierii Systemów
autor
- Politechnika Poznańska, Instytut Sterowania i Inżynierii Systemów
Bibliografia
- 1. A. Dąbrowski: Multirate and multiphase switched - capacitors circuits. Chapman & Hall, London 1997.
- 2. A. Dąbrowski, U. Menzi, G.S. Moschytz: Offset-compensated switched-capacitor delay circuit that is insensitive to stray capacitance and to capacitor mismatch. Electronics Letters, 1989, vol. 25, no. 10, pp. 623-624.
- 3. A. Dąbrowski, R. Długosz: Chip area estimation for SC FIR filter structures in CMOS technology, in Mixed Design of Integrated Circuits and Systems. Kluwer, Boston 1998, pp. 143-148.
- 4. A. Dąbrowski, R. Długosz: Comparison of various SC FIR filter structures on the basis of their CMOS realization and simulation in the PSPICE program. Bulletin PAN, vol. 49, no. 1, 2001, pp. 59-79.
- 5. G. Fischer: Analog FIR filters by switched-capacitor techniques: IEEE Trans. Circuits Syst., vol. CAS-37, no. 6, 1990, pp. 808-814.
- 6. A. Dąbrowski, R. Długosz: A conception for SC FIR Filter Structures Based on Higher Order Even-Odd Delay Elements. International Conference on Signals and Electronic Systems, Wrocław - Świeradów Zdrój 2002.
- 7. A. Dąbrowski, R. Długosz, P. Pawłowski: Design Optimization and Realization of SC FIR Filters in CMOS 0.8 цт technology. International Conference Mixed Design of Integrated Circuits and Systems, Szczecin 2004.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BWA0-0002-0067