Narzędzia help

Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
first last
cannonical link button

http://yadda.icm.edu.pl:80/baztech/element/bwmeta1.element.baztech-article-BSW4-0027-0025

Czasopismo

Pomiary Automatyka Kontrola

Tytuł artykułu

Dedykowany procesor o architekturze xputera dla dyskretnej transformaty falkowej

Autorzy Kapruzik, M.  Tariova, G.  Tatirov, A. 
Treść / Zawartość http://www.pak.info.pl/index.php?menu=menu&idMenu=16
Warianty tytułu
EN Application specific processor with xputer architecture for discrete wavelet transform
Konferencja Reprogramowalne Układy Cyfrowe (18-19 maja 2006; Szczecin; Polska)
Języki publikacji PL
Abstrakty
PL Dzięki wykorzystaniu zależności pomiędzy współczynnikami filtrów w dyskretnej transformacie falkowej możliwe jest zredukowanie liczby operacji koniecznych do wykonania takiego algorytmu. Struktura powstała w wyniku uwzględnienia takich zależności jest nieregularna. Utrudnia to wykorzystanie konwencjonalnych procesorów sygnałowych. W artykule proponuje się alternatywną architekturę procesora, opartą o architekturę xputera, dedykowaną do wykonania dyskretnej transformaty falkowej.
EN Taking advantage of relationships between filter coefficients in discrete wavelet transform (DWT) reduction of required operations could be achieved. Resulting structure is irregular. It hinders the usage of conventional DSP processors. In this article alternative solution is proposed based on xputer architecture. Resulting processor architecture is specific to DWT application.
Słowa kluczowe
PL procesor dedykowany o architekturze xputera   dyskretna transformata falkowa  
EN application specific processor with xputer architecture   discrete wavelet transform  
Wydawca Wydawnictwo PAK
Czasopismo Pomiary Automatyka Kontrola
Rocznik 2006
Tom R. 52, nr 7 bis
Strony 74--76
Opis fizyczny Bibliogr. 9 poz.
Twórcy
autor Kapruzik, M.
autor Tariova, G.
autor Tatirov, A.
Bibliografia
[1] S. G. Mallat, A theory for multiresolution signal decomposition: The wavelet representation, IEEE Trans. Part. Anal. Mach. Intell., vol.11, pp. 674-693, July 1989.
[2] D. Guevorkian, P. Liuha, A. Launiainen, V. Lappalainen, Highly Efficient Scalable Parallel-Pipelined Architectures for Discrete Wavelet Transforms, Domain-Specific Processors, Systems, Architectures, Modeling, and Simulation, New York 2004, pp. 41-63.
[3] A. Tariov, G. Tariova, Synteza szybkich algorytmów implementacji bazowej operacji dyskretnej transformaty folkowej. Materiały III Krajowej Konferencji Elektroniki „KKE-2004", Kołobrzeg, 2004, str. 297-302.
[4] A. Tariov, G. Tariova, Nowe Algorytmy Realizacji Bazowych Operacji DWT ze zredukowaną liczbą mnożeń. Sesja Informatyki, Szczecin 2006.
[5] P. Lapsley, J. Bier, A. Shinhain, E. A. Lee, A.t Shoham, DSP Processor Fundamentals: Architectures and Features, Wiley-IEEE Press 1997.
[6] Hartenstein R., Hirschbiel A, Weber M, Xputers: An Open Family of Non-Von Neumann Architectures, Architektur von Rechensystemen, Tagungsand, 11. ITG/GI-Fachtagung, 1990, pp. 45-58.
[7] M, Kapruziak, Opracowanie koncepcji i realizacja dedykowanego procesom radia programowalnego, rozprawa doktorska na Politechnice Szczecińskiej, Wydział Informatyki, 2006.
[8] A. Grzeszczak, M. K. Mandal, S. Panchanatan, VLSI implementation of discrete wavelet transform, IEEE Trans. VLSI Systems 1996, pp. 421-433.
[9] K. Andra, Ch. Chakrabatri, T. Acharya, A VLSI architecture for lifting-bazed forward and inverse wavelet transform, IEEE Trans. Sign. Proc 2002, pp. 966-977.
Kolekcja BazTech
Identyfikator YADDA bwmeta1.element.baztech-article-BSW4-0027-0025
Identyfikatory